VSD – 静态时序分析 – II
VLSI – 免费分析您的芯片时序
讲师:Kunal Ghosh
双语IT资源独家Udemy付费课程,独家中英文字幕,配套资料齐全!
用不到1/10的价格,即可享受同样的高品质课程,且可以完全拥有,随时随地都可以任意观看和分享。
你将学到什么
- 学生将能够花费 0 美元进行真正的全芯片静态时序分析,因为本课程中使用的设计和工具都是开源的
- 学生将能够欣赏开源 EDA 工具(例如本课程中使用的 Opentimer)的强大功能,并帮助为开发做出贡献
- 学生可以利用本课程中的知识和概念轻松探索商业工具
- 管理整个芯片时序签核
要求
- 静态时序分析 – 第 1 部分课程需要完全完成才能开始本课程。没有例外
- 了解物理设计流程和时钟树综合将会有所帮助
描述
在静态时序分析 – 第 1 部分课程中,我们向您介绍了基本和必要的时序检查,例如 cppr、gba、pba 等。在本课程中,我们重点关注使用名为“Opentimer”的开源 sta 工具在实际芯片上应用这些概念。 ‘。要使这个工具发挥作用,需要做大量的功课,但您知道吗,观察并感受这个开源工具的强大功能,您会发现付出的努力是值得的
为什么它的价值?因为,您现在可以在家里以 0 美元的价格分析您的芯片。这不就是我们一直在寻找的自由吗?在我的高级课程(包括这一课程)中,主要重点是如何使用 Opentimer 分析 USB 控制器或 DDR 等复杂芯片。
Opentimer 由美国伊利诺伊州伊利诺斯大学香槟分校 (UIUC) 的 Tsung-Wei Huang 和 Martin DF Wong 教授开发。它支持 PBA、CPPR、基于块的分析等重要功能。
我在本课程中使用此工具来解释 STA 第 1 部分中的概念,以及我们将在本课程中讨论的一些接口分析。
所以,希望您喜欢学习这门课程,就像我们喜欢制作它们一样。
快乐学习!
本课程适合谁:
- 任何已完成静态时序分析 – 第 1 部分课程的人
- 任何具有触发器、门和数字逻辑基础知识的人(已完成 100% 静态时序分析 – 第 1 部分课程已完成)
如果你有能力,请务必支持课程的原创作者,这是他们应得的报酬!
本站收取的费用,仅用来维持网站正常运行的必要支出,从本站下载任何内容,说明你已经知晓并同意此条款。