使用 Verilog 进行 ASIC 流程和数字设计和验证
ASIC 流程、Verilog 语言、数字基础、组合电路、序贯电路、APB 协议
讲师:VLSI Mentor
双语IT资源独家Udemy付费课程,独家中英文字幕,配套资料齐全!
用不到1/10的价格,即可享受同样的高品质课程,且可以完全拥有,随时随地都可以任意观看和分享。
您将学到什么
- ASIC 流程
- 数字基础知识
- Verilog 设计结构
- 用于验证的 Verilog 构造
- 存储器设计和验证
- APB协议学习
探索相关主题
- 设计工具
- 设计
要求
- 电子学基础
- Linux 命令
描述
本课程主要面向 VLSI 初学者至专家级人员。本课程详细介绍了 ASIC 流程、Verilog 语言、数字基础、组合电路、顺序电路、APB 协议。
它有 9 个视频,每个视频超过 1 小时,包含理论解释和实际程序执行。
Cadence Xcelium模拟器用于在Linux环境中执行Verilog程序。
该程序在 vi 编辑器中编辑。
以下是课程主题:
第 1 节:ASIC 流程 – 架构、设计、RTL 编码、验证、DFT 概述
第 2 节:综合、静态时序分析、物理设计、FPGA 仿真概述、数字基础知识
第三节:使用 Verilog 进行硬件建模
第四节:Verilog 程序结构
第五节:Verilog 语言结构
第六节:使用Verilog进行组合电路设计和验证
第七节:使用 Verilog 进行序贯电路设计和验证
第 8 节:时间和事件安排
第 9 节:项目:内存设计、FIFO 和代码与模拟
这门课程非常适合那些想要实习、想要学习和开始 VLSI 职业生涯的人。这有助于获得 VLSI 领域的知识并在该行业寻找工作。这些基本概念和语言有助于参加面试。
该课程由在半导体行业工作超过 20 年的 ASIC 设计和验证专家设计和讲授
本课程适合哪些人:
- 对于想要实习的 BE/BTech/MTech ECE/EEE 学生
- 寻求在 VLSI 行业工作的 ECE/EEE 工程师
如果你有能力,请务必支持课程的原创作者,这是他们应得的报酬!
本站收取的费用,仅用来维持网站正常运行的必要支出,从本站下载任何内容,说明你已经知晓并同意此条款。