SystemVerilog/UVM 用于 ASIC/SoC 验证第 1 部分
使用 AMBA APB 示例解释基本 SystemVerilog/UVM 概念
讲师:Quant Semicon
双语IT资源独家Udemy付费课程,独家中英文字幕,配套资料齐全!
用不到1/10的价格,即可享受同样的高品质课程,且可以完全拥有,随时随地都可以任意观看和分享。
您将学到什么
- 了解 SystemVerilog 的基础知识、不同的数据类型、程序块和控制流结构。
- 探索 OOP 概念如何促进可重用和可扩展的测试台。
- 了解如何使用 SystemVerilog 接口简化设计模块之间的连接。
- 了解如何验证 APB 事务中正确的主从交互和信号行为。
- 了解 UVM 基础知识
- 片上系统设计验证概念
探索相关主题
要求
- 数字设计
- 逻辑设计流程
- Verilog
- 数字电子
- 基本编程知识
描述
使用 Quant Semicon 掌握用于 ASIC/SoC 验证的 SystemVerilog/UVM:从基础到工业应用
您准备好深入探索 SystemVerilog 的世界,释放其在工业级设计和验证领域的潜力了吗?我们由 Quant Semicon 团队精心设计的综合课程,适合希望掌握 SystemVerilog (SV) 及其面向对象编程 (OOP) 概念的初学者和高级学习者。本课程采用实践教学法和实际案例,从 SV 的基础知识到高级应用,帮助您应对半导体行业的挑战。
您将学到什么:
-
SystemVerilog 基础知识:从了解 SystemVerilog 的核心功能开始您的学习之旅。我们将涵盖语法、数据类型、控制结构,以及 SV 如何增强传统 Verilog 以满足现代设计和验证需求。
-
SV 中的面向对象编程 (OOP):探索继承、封装和多态等 OOP 原则如何在 SV 中应用。了解这些概念对于创建可扩展、可维护的验证环境至关重要。
-
工业实践示例:光有理论是不够的——本课程包含丰富的实际案例。我们将指导您实现与行业相关的实用示例,例如高级外设总线 (APB),让您有信心处理实际项目。在接下来的课程中,我们还将学习 AHB、AXI 等协议、低外设通信,并扩展我们对 RISC V 的了解。
-
测验与评估:每个模块都包含测验,旨在测试你的知识掌握情况,确保你已为下一阶段做好准备。这些互动式评估有助于巩固所学知识,同时保持你的学习兴趣。
-
高级 SystemVerilog 概念:随着您的进步,我们将深入研究断言、覆盖和随机化等高级功能,帮助您应对大规模设计的复杂性。
-
UVM 简介:本课程还对通用验证方法 (UVM) 进行了详尽的介绍。您将掌握 UVM 的基础知识,并了解它如何与 SystemVerilog 集成,为在未来项目中掌握 UVM 奠定基础。
课程亮点:
-
引人入胜的真实世界示例:每个概念都以实际的现实场景为依据。
-
详细的 OOP 覆盖范围:掌握 OOP,高效 SV 编程的基石。
-
测验和练习:测试您的知识并应用您所学到的知识。
-
UVM 基础:为课程第 2 部分中的高级 UVM 概念做准备。
完成本课程后,您将拥有 VLSI 验证原理和实践经验的坚实基础,为您应对行业中复杂的验证挑战做好准备。
无论您是准备进入半导体行业的学生,还是希望提升技能的专业人士,本课程都能为您提供一条完整、结构化的 SystemVerilog 掌握之路。加入我们,迈出成为 SystemVerilog 专家的第一步!
本课程适合哪些人:
- 学生:电子、微电子、超大规模集成电路、嵌入式
- 在职专业人员:VLSI 设计专业人员、验证工程师、验证主管
如果你有能力,请务必支持课程的原创作者,这是他们应得的报酬!
本站收取的费用,仅用来维持网站正常运行的必要支出,从本站下载任何内容,说明你已经知晓并同意此条款。